最近有同學(xué)想了解408考研復(fù)試內(nèi)容,408考察很多方面,上海高頓考研網(wǎng)先給大家整理微機(jī)原理方面的考試點(diǎn),希望給考研的同學(xué)一些參考。
考研408復(fù)試考什么
微機(jī)原理
1、計(jì)算機(jī)的主要硬件指標(biāo)?
機(jī)器字長:cpu?次能處理的數(shù)據(jù)位數(shù)
運(yùn)算速度:(單位:MIPS每秒執(zhí)?百萬條指令)
存儲(chǔ)容量:存放?進(jìn)制信息的總位數(shù)
2、虛擬存儲(chǔ)器
指采??定的?法講?定的外村容量模擬成內(nèi)存,同時(shí)對(duì)程序進(jìn)出內(nèi)存的?式進(jìn)?管理,從?得到?個(gè)?實(shí)際內(nèi)存?得多的內(nèi)存空間,使得
存儲(chǔ)系統(tǒng)既具有相當(dāng)于外存的容量,?有接近于主存的速度。
3、總線復(fù)?:
地址線與數(shù)據(jù)線復(fù)?
4、I/O接?的功能
實(shí)現(xiàn)設(shè)備的選擇、實(shí)現(xiàn)數(shù)據(jù)緩沖達(dá)到速度匹配、實(shí)現(xiàn)數(shù)據(jù)格式轉(zhuǎn)換
5、程序效率
指程序的執(zhí)?速度和占?的存儲(chǔ)空間
6、程序存儲(chǔ)
指將程序和數(shù)據(jù)事先存放在計(jì)算機(jī)內(nèi)部的存儲(chǔ)器中,計(jì)算機(jī)在?作時(shí)?動(dòng)取出并執(zhí)?,不需要???預(yù)。
7、?速緩沖存儲(chǔ)器Cache的作?
提?cpu訪問主存的速度,極?緩和cpu和主存之間速度不匹配的?盾。
8、端?是指可由cpu讀或?qū)懙募拇嫫?。(?shù)據(jù)端?,狀態(tài)端?,控制端?)
9、寄存器間接尋址?到的寄存器:BP,BX,DI,SI
10、總線:連接計(jì)算機(jī)各組成部件的公共數(shù)據(jù)通路。分為?級(jí)總線(連接cpu,存儲(chǔ)器和I/O接?),?內(nèi)總線(連接cpu內(nèi)部的各個(gè)部
件),系統(tǒng)總線(連接外部設(shè)備)。
三總線
:數(shù)據(jù)總線:?來傳送數(shù)據(jù)
地址總線:同來傳送存儲(chǔ)器或外設(shè)端?地址
控制總線:?于傳送各種控制信號(hào)
11、8259A的結(jié)構(gòu):
IRR(中斷請(qǐng)求寄存器):記錄IR線上的各級(jí)中斷請(qǐng)求
ISR(中斷服務(wù)寄存器):保存當(dāng)前正在響應(yīng)的中斷
IMR(中斷屏蔽寄存器):對(duì)IRR中的相應(yīng)中斷源進(jìn)?屏蔽
12、8086內(nèi)部結(jié)構(gòu)?
總線接?部件:完成cpu與存儲(chǔ)器和外設(shè)的數(shù)據(jù)傳傳送
執(zhí)?部件:取指令,指令譯碼,算術(shù)運(yùn)算
13、指令隊(duì)列的作??
在執(zhí)?指令的同時(shí)從內(nèi)存中取出下?條指令,將取出的指令放在指令隊(duì)列中,較少了cpu的等待時(shí)間,從?提?cpu效率。
14、怎樣?16位寄存器實(shí)現(xiàn)對(duì)20位地址的尋址?
引?分段管理機(jī)制,先將16位段基地址左移4位,再加上16位偏移地址,構(gòu)成20位物理地址。
15、中斷是什么?
Cpu暫時(shí)停?當(dāng)前?作,轉(zhuǎn)去處理對(duì)應(yīng)的中斷服務(wù)程序,待事件處理完畢后,回到原先?作地?繼續(xù)?作的過程。
16、響應(yīng)中斷的過程?
關(guān)中斷,保護(hù)斷點(diǎn),獲取中斷類型號(hào)。
17、中斷過程?
中斷請(qǐng)求,中斷判優(yōu),中斷響應(yīng),中斷服務(wù),中斷返回
18、指令執(zhí)?過程
取指令、分析指令、讀取操作數(shù)、執(zhí)?指令、存放結(jié)果
19、吞吐量
指系統(tǒng)在單位時(shí)間內(nèi)處理請(qǐng)求的數(shù)量
20、計(jì)算機(jī)的?作過程
①把程序和數(shù)據(jù)裝?內(nèi)存
②將源程序轉(zhuǎn)換成可執(zhí)??件
③從可執(zhí)??件的?地址開始逐條執(zhí)?指令
21、總線周期
利?總線完成?次讀/寫所休要的時(shí)間
22、A/D轉(zhuǎn)換器的分辨率
數(shù)字輸出量每增加?位所對(duì)應(yīng)的模擬輸?量的變化數(shù)值
23、如何實(shí)現(xiàn)地址線與數(shù)據(jù)線分時(shí)復(fù)??
8086有16個(gè)地址/數(shù)據(jù)復(fù)?引腳,作為復(fù)?引腳,在總線周期的T1狀態(tài)?來輸出地址信息,在T2-T3狀態(tài),對(duì)于讀周期來說處于浮空狀
態(tài),對(duì)于寫周期來說則傳輸數(shù)據(jù)
24、8086/8088最?/最?模式的區(qū)別?
最?模式是單處理器模式,只有??微處理器;
最?模式可有多個(gè)微處理器,?個(gè)主處理器,多個(gè)協(xié)處理器;
最?模式相?于最?模式增設(shè)了總線控制器。
25、cpu與外設(shè)之間的數(shù)據(jù)傳送?式
程序控制:分為程序查詢和?條件傳送?式。程序查詢是cpu與外設(shè)數(shù)據(jù)傳送之前。都要先檢查外設(shè)狀態(tài),只有當(dāng)外設(shè)處于“就緒”狀態(tài)才
能傳送;?條件傳送是始終要求外設(shè)處于“就緒”狀態(tài)。
中斷?式:讓外設(shè)在數(shù)據(jù)準(zhǔn)備好后再通知cpu去執(zhí)?IN/OUT操作
DMA?式:外設(shè)直接和存儲(chǔ)器進(jìn)?數(shù)據(jù)交換,cpu放棄總線控制權(quán)交給DMAC進(jìn)?控制
通道?式
26、8253的6種?作模式種有4種計(jì)數(shù)模式,2種定時(shí)模式
27、8259A有哪些中斷優(yōu)先級(jí)?式?
普通全嵌套(只能嵌套?優(yōu)先級(jí)的中斷)
特殊全嵌套(可以嵌套同級(jí)或?優(yōu)先級(jí)中斷)
優(yōu)先級(jí)?動(dòng)循環(huán)(其實(shí)優(yōu)先級(jí)固定)
優(yōu)先級(jí)特殊循環(huán)(起始優(yōu)先級(jí)可設(shè)定)
中斷屏蔽
28、串?通信的異步?式和同步?式?
同步:每次傳送?個(gè)數(shù)據(jù)塊,數(shù)據(jù)塊內(nèi)部字符之間的間隔是固定的
異步:通信中兩個(gè)字符間的發(fā)送時(shí)間間隔是不固定的
29、多級(jí)存儲(chǔ)系統(tǒng)
“cache——主存”層次和“主存——輔存”層次
?的:為了解決存儲(chǔ)系統(tǒng)?容量、?速度和低成本之間相互制約的?盾
考研(408)復(fù)試考什么?相信大家看了以上內(nèi)容之后已經(jīng)了解了微機(jī)原理方面考核的知識(shí)點(diǎn),如果想了解更多考研(408)復(fù)試考點(diǎn),請(qǐng)持續(xù)關(guān)注我們,后續(xù)會(huì)為大家更新更多內(nèi)容。
考研已進(jìn)入倒計(jì)時(shí)
高頓考研】帶你開啟你的備考之路
趕緊掃描下方二維碼
領(lǐng)取模擬試卷
為你的考研助力吧??!